《電子線路硬件設(shè)計與EMC問題查找技巧培訓(xùn)講座》課程詳情
點擊下載課大綱及報名表
課程背景
l、授課內(nèi)容包括了電子硬件設(shè)計、電磁兼容、信號完整性實用設(shè)計與問題查找技巧,包括案例分析,授課為模板演示講解、案例討論和反串教學(xué)方式。
2、授課專家具有多年軍工技術(shù)+電子制造行業(yè)技術(shù)雙重經(jīng)驗,課程內(nèi)容和授課方法著重于企業(yè)實踐技術(shù)和學(xué)員的消化吸收效果。
3、課程本著“從實踐中來,到實踐中去,用實踐所檢驗”的思想,面向設(shè)計生產(chǎn)實際,針對具體問題,充分結(jié)合同類公司現(xiàn)狀,提煉出經(jīng)過驗證的軍工和民用產(chǎn)品的設(shè)計實用方法,幫助客戶低成本實現(xiàn)產(chǎn)品提升。
第一部分:電磁兼容原理與設(shè)計技術(shù)概述
1.國際上有關(guān)標(biāo)準(zhǔn)化組織及標(biāo)準(zhǔn) 2.歐盟EMC標(biāo)準(zhǔn)與規(guī)范新發(fā)展趨勢 3.中國電磁兼容標(biāo)準(zhǔn)及標(biāo)準(zhǔn)化組織
4.我國的強制性產(chǎn)品認(rèn)證制度、實驗室認(rèn)可制度 5. EMC標(biāo)準(zhǔn)計測量基本計算與干擾的分析方法
6.電磁干擾機理,EMC分析與設(shè)計方法、案例及設(shè)計技巧分析
第二部分:信號完整性原理與設(shè)計
一、信號完整性(SI)與電子技術(shù)
1.SI 與數(shù)字邏輯 2.SI 設(shè)計的內(nèi)容 3.理想邏輯電壓波形 4.實際邏輯波形帶來的問題
二、信號完整性分析與測試
1.衡量信號完整性的參數(shù)及其定義 2.器件與設(shè)備帶寬概念、計算與測量 3.示波器的帶寬與測量
4.互連線的帶寬與測量 5.無源器件的帶寬特性與設(shè)計 6.眼圖的測量
三、常見的SI問題
1.信號質(zhì)量與時序的關(guān)系 2.最常見的三種信號問題:反射、串?dāng)_、電源/地噪音 3.EMC/EMI引起的SI問題及影響
四、電子設(shè)計中的SI問題
1.上升時間和信號完整性 2.傳輸線的種類 3.反射產(chǎn)生原因 4.如何消除反射
5.串?dāng)_產(chǎn)生原因 6.如何消除串?dāng)_ 7.電源/地噪音的產(chǎn)生與消除
第三部分:電磁兼容設(shè)計技巧與案例分析
一、電磁兼容接地設(shè)計
1.接地結(jié)構(gòu)、地線、接地系統(tǒng)問題及對策 2.公共阻抗耦合,打破接地環(huán)路的方法 3.各種接地結(jié)構(gòu)的帶寬與設(shè)計
4.屏蔽接地。放大器屏蔽殼的接地,屏蔽電場,抗電磁場干擾的電纜接地方式,傳感器接地,信號電路屏蔽盒接地,多芯插座的接地,電纜屏蔽層接地位置選擇 5.多級接地的電路。
二、高速PCB的設(shè)計工程規(guī)范與案例
1.印刷電路板EMC設(shè)計
1.1印制電路板概述 1.2 PCB上的干擾 1.3 PCB布線 1.4多層板設(shè)計 1.5高速PCB的輻射控制
2.PCB接地設(shè)計
2.1 接地平面、地線結(jié)構(gòu)設(shè)計 2.2 PCB接地與接機殼及產(chǎn)生的公共阻抗耦合
2.3 PCB上的局部地及局域接地方法 2.4 屏蔽器件接地、放大器屏蔽殼的接地 2.5混合接地
3. 高速PCB的電源完整性設(shè)計
3.1開關(guān)器件工作方式對電源的要求 3.2開關(guān)芯片的供電設(shè)計 3.3數(shù)字電路的電容設(shè)計
3.4電解電容可靠性設(shè)計 3.5大電容器的安裝
4.高速PCB的可靠性時鐘設(shè)計
4.1需要考慮的帶寬 4.2阻抗控制 4.3傳輸延遲 4.4容性負(fù)載的影響 4.5退耦電容設(shè)計
4.6時鐘線的終端處理 4.7時鐘電路印制線條的布線方法 4.8減小時鐘電路輻射的方法
4.9時鐘電路引起的串音、保護線安排
5.高速PCB的可靠性接口設(shè)計
5.1I/O電路的電磁兼容硬件設(shè)計概述 5.2 I/O—PCB正確分區(qū) 5.3 I/O—PCB的連接與接地設(shè)計
5.4 I/O—PCB的分層設(shè)計 5.5局域網(wǎng)的I/O—PCB的模板設(shè)計 5.6音頻電路的I/O—PCB的模板設(shè)計
5.7視頻電路的I/O—PCB的模板設(shè)計 5.8連接器的分區(qū)和接地 5.9特殊功能連接器
5.10連接電纜的EMC設(shè)計 5.11電子設(shè)備可靠性連接結(jié)構(gòu)設(shè)計
6 .ESD防護
6.1材料防靜電性能 6.2靜電放電等效電路 6.3電子設(shè)備和系統(tǒng)的防靜電屏蔽與接地
6.4鍵盤與控制面板的防護 6.5防靜電PCB硬件設(shè)計 6.6防靜電軟件設(shè)計
6.7連接器的ESD防護和電纜ESD設(shè)計
三、結(jié)構(gòu)設(shè)計
1.電磁兼容濾波與屏蔽設(shè)計
1.1信號濾波 1.2 EMI信號線濾波器的特點 1.3根據(jù)阻抗選用濾波電路 1.4共模和差模騷擾
1.5共模扼流圈1.6信號電纜濾波的方法 1.7濾波器的安裝 1.8鐵氧體抑制元件原理與應(yīng)用
1.9瞬態(tài)脈沖干擾的抑制
2.電磁兼容屏蔽設(shè)計
2.1機箱屏蔽技術(shù):高頻屏蔽、低頻屏蔽、屏蔽與接地、機箱結(jié)構(gòu)與屏蔽1.機箱通風(fēng)孔2.電纜進入機箱的結(jié)構(gòu)3.機箱結(jié)構(gòu)
2.2電纜屏蔽設(shè)計:屏蔽電纜原理、電纜屏蔽效果與接地、電纜成束與空間布局
2.3實際屏蔽體的問題:縫隙與導(dǎo)線穿孔的處理、截止波導(dǎo)管的設(shè)計步驟、面板器件的處理、操作面板與器件的處理、通風(fēng)口的處理、屏蔽機箱的屏蔽電纜連接方法、電源變壓器屏蔽、機柜(或屏蔽盒)之屏蔽
四、工業(yè)控制系統(tǒng)的可靠性
1.數(shù)字信號傳輸?shù)目煽啃?2.控制放大電路的EMI 3.電感性負(fù)載的瞬態(tài)抑制 4.沖擊性電流負(fù)載的瞬態(tài)抑制
5.工業(yè)控制現(xiàn)場的噪聲隔離技術(shù)
第四部分:電磁兼容測試、整改技術(shù)
1.EMC整改對策、診斷電磁干擾問題的步驟 2.傳導(dǎo)發(fā)射(CE)整改測試 3.輻射發(fā)射(RE)預(yù)測試
4.共模、差模電流判斷及其發(fā)射問題整改 5.發(fā)射EMS的注入替代法 6.近場診斷工具
7.電纜防衛(wèi)度測試及機箱問題診斷 8.系統(tǒng)EMC測試及可靠性評估
9.Luser定律、可靠度、MTBF在電子產(chǎn)品的應(yīng)用及可靠性設(shè)計評價指標(biāo)
《電子線路硬件設(shè)計與EMC問題查找技巧培訓(xùn)講座》培訓(xùn)受眾
項目經(jīng)理、適于系統(tǒng)工程師、機械工程師、開發(fā)項目經(jīng)理、測試工程師、工藝工程師、技術(shù)管理等崗位負(fù)責(zé)人及技術(shù)人員。
《電子線路硬件設(shè)計與EMC問題查找技巧培訓(xùn)講座》所屬分類
特色課程
《電子線路硬件設(shè)計與EMC問題查找技巧培訓(xùn)講座》授課培訓(xùn)師簡介
呂老師
國家自然基金委的同行評議專家, 1991年至1993年在美國Syracuse大學(xué)和NPAC并行中心研究電磁散射和并行計算研究,參加美國國家HPCC計劃。進行電磁兼容研究30年,主持國家八六三重大項目、自然基金、國家攻關(guān)項目、部級科研等20多項研究,其中“核爆電磁脈沖對專用電纜影響的計算和測試研究”1994年獲得全軍科技進步一等獎,國家八六三重大項目“實用化ATM用戶接人設(shè)備”在2001年通過驗收并獲得高度評價。在IEEETrans、《通信學(xué)報》、《電子學(xué)報(英文)》、《電工技術(shù)學(xué)報》、《郵電大學(xué)學(xué)報》、《電波科學(xué)學(xué)報》等刊物和國際、國內(nèi)重要學(xué)術(shù)會議上發(fā)表論文320余篇,合作專著六部。1995年獲國務(wù)院特殊津貼。